找回密码
 立即注册

使用微信账号登录

只需一步,快速开始

查看: 566|回复: 0

[硬件设计(EDA)] 避免在PCB设计中出现电磁问题的7个技巧

[复制链接]

暂无签到数据

发表于 2023-3-31 17:43:24 | 显示全部楼层 |阅读模式
在PCB设计中,经常出现电磁问题,如何有效避免呢,有以下七个小技巧。
技巧1:将PCB接地,这样可以减少发射、串扰和噪声。
技巧2:区分EMI,由于EMI不同,一个很好的EMC设计规则是将模拟电路和数字电路分开。
技巧3:串扰和走线是重点,走线对确保电流的正常流动特别重要,返回路径走线的长度应与发送走线的长度相同。


技巧4:去耦电容,可减少串扰的不良影响,它们应位于设备的电源引脚和接地引脚之间,这样可以确保交流阻抗较低,减少噪声和串扰。
技巧5:避免90°角,为降低EMI,应避免走线、过孔及其它元器件形成90°角,因为直角会产生辐射。在该角处电容会增加,特性阻抗也会发生变化,导致反射,继而引起EMI。


技巧6:使用过孔需谨慎,在几乎所有PCB布局中,都必须使用过孔在不同层之间提供导电连接。PCB布局工程师需特别小心,因为过孔会产生电感和电容。
技巧7:电缆和物理屏蔽,承载数字电路和模拟电流的电缆会产生寄生电容和电感,引起很多EMC相关问题。如果使用双绞线电缆,则会保持较低的耦合水平,消除产生的磁场。对于高频信号,必须使用屏蔽电缆,其正面和背面均接地,消除EMI干扰。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?立即注册  

×
楼主热帖
积分商城 - 让您的金币更有价值!||官方Q群 - 让您的沟通更加及时!
您需要登录后才可以回帖 登录 | 立即注册  

本版积分规则

小黑屋|手机版|我爱蓝牙网 - 52Bluetooth

GMT+8, 2024-3-29 08:54 , Processed in 0.185937 second(s), 15 queries , Gzip On, MemCached On.

Powered by Discuz! X3.5

© 2001-2024 Discuz! Team.

快速回复 返回顶部 返回列表